RS運算放大器一級代理商英銳恩科技分享降低運算放大器電源噪聲的主要思路,降低外部噪聲的影響,使低噪聲運算放大器性能得到正常發(fā)揮。
在運算放大器電路設計中降低電源噪聲的主要措施:
- 通過去耦、濾波等措施降低電源輸出的紋波和噪聲成分
- 改善設計,提高電源電壓調(diào)整率
- 合理電路結構、考究的PCB布線、合理的走線工藝
- 選擇在敏感噪聲頻段的PSRR或CMRR較高的器件
注意對運算放大器中PSRR或CMRR參數(shù)的選擇和加強運算放大器供電去耦(如采用RC去耦)外,在開關電源供電設計中,還應注意如下一些方面:
- 電源中的噪聲可能通過基準源或PCB的漏電直接耦合到放大器的輸入端。要注意對電壓基準源輸出的濾波,對于PCB漏電,可在信號輸入引線與電源走線間加地線防護;
- 噪聲可能通過PCB走線之間的分布電容直接耦合到放大器輸入端,造成干擾。在PCB布線時,要注意電源線與弱信號線不要貼近平行走線,線凈距大于線寬的3倍(3W原則),并在電源線或數(shù)字信號線與模擬小信號線之間加地線隔離;
- 接地處理不當,噪聲通過公共阻抗影響敏感電路部分。為了防止公共阻抗將電源噪聲引入信號回路,要注意如下幾點:接地上避免帶噪聲的大電流流過前級小信號地;單點接地,電源、模擬、數(shù)字電路分開接地;布板使用地平面層,最小化地線阻抗;開關電源輸出從最后一個濾波電容的地端引出電源地,避免從濾波電感前的電容的地端引出。
深圳英銳恩科技資深的工程團隊為客戶提供免費技術支持服務,解決單片機開發(fā)過程的問題。