專注差異化嵌入式產(chǎn)品解決方案 給智能產(chǎn)品定制注入靈魂給予生命
提供開發(fā)工具、應(yīng)用測試 完善的開發(fā)代碼案例庫分享
從全面的產(chǎn)品導(dǎo)入到強大技術(shù)支援服務(wù) 全程貼心伴隨服務(wù),創(chuàng)造無限潛能!
I2C是一種同步、多主控、多從屬串行接口,允許單片機的相互通信。作為漏極開路/集電極開路的通信標準,即使集成電路使用不同的電壓軌,I2C也允許集成電路(IC)進行通信。
一、I2C標準的四種速度
I2C標準具有四種運行速度:
1.標準模式:100 kHz;
2.快速模式:400 kHz;
3.快速模式加:1 MHz;
4.高速模式:3.4 MHz。
二、I2C總線:串行數(shù)據(jù)和串行時鐘
I2C總線使用兩根線串行數(shù)據(jù)(SDA)和串行時鐘(SCL),事實上所有I2C主從設(shè)備僅通過這兩條線相連接。每個設(shè)備既可以是發(fā)射機,也可以是接收機。
SDA和SCL信號都是雙向的。每個器件的SDA和SCL引腳均為漏極開路引腳。它們具有連接到其的上拉電阻以獲得邏輯1。邏輯1取決于電源電壓;邏輯1取決于電源電壓。沒有標準的總線電壓。
三、I2C的結(jié)構(gòu)
讓我們討論集成在IC中的I2C的I/O單元結(jié)構(gòu)。I2CI/O單元結(jié)構(gòu)的框圖如圖1所示。
在發(fā)送時間范圍內(nèi)使能TX塊(使能指的是允許信號),而在接收時間范圍內(nèi)使能RX塊。
四、I2C模塊中的發(fā)送器電路
發(fā)送器電路框圖如圖2所示。
VDD1和VDD2是主器件和從器件工作的兩個不同的電壓軌。VDD1是內(nèi)部操作的芯片電源,而VDD2是外部系統(tǒng)使用的電源電壓。為了支持不同的電壓軌,需要一個電平轉(zhuǎn)換器將信號從一種電源電壓轉(zhuǎn)換為另一種電源電壓。
A是要在引腳SDA/SCL上發(fā)送出去的數(shù)據(jù)信號。VDD1掉電期間,TLZ是三態(tài)控制。TZ從VDD1移位到VDD2,以使能A_OUT的輸出漏極開路緩沖器。
如果在系統(tǒng)運行過程中有意或無意地使VDD1掉電,而VDD2仍處于活動狀態(tài),則TZ使能信號變低或不確定。這可以使輸出緩沖器為A_OUT。
TLZ信號用作故障安全機制。TLZ在掉電期間被拉低,從而將TZ信號拉高。此時,不再啟用輸出緩沖區(qū)。當VDD1掉電時,漏極開路緩沖器將處于三態(tài)狀態(tài)。
五、I2C模塊中的接收器電路
接收器電路框圖如圖3所示。
接收器電路通過RX_EN信號使能。TLZ具有與發(fā)射器塊相同的功能。HSMODE信號啟用高速模式。
RX_EN信號從VDD1到VDD2進行電平轉(zhuǎn)換,以使能接收Y_IN信號的緩沖器。然后,電平轉(zhuǎn)換器將緩沖的Y_IN信號移至VDD1電壓軌。
六、使用故障過濾器
I2C信號容易受到噪聲和干擾。結(jié)果,您需要一個毛刺濾波器來濾除所有不需要的毛刺,并僅允許有效信號通過。在標準/快速模式下,<= 50ns的毛刺被抑制。在高速模式下,抑制毛刺<= 10ns。 毛刺濾波器的設(shè)計如圖4所示,時序圖圖5所示。
RC時間常數(shù)會延遲通過信號并抑制任何毛刺。R1,C1,R2,C2的組合確定要抑制的毛刺的脈沖寬度。根據(jù)I2C規(guī)范,接收器應(yīng)能夠抑制標準和快速模式下<= 50ns的毛刺脈沖,以及在高速模式下<= 10ns的毛刺脈沖。 來自毛刺濾波器的輸出信號被緩沖,并被IC處理以進行進一步的操作。
七、開漏配置的上拉電阻
I2C線路上的輸出緩沖器采用漏極開路配置,我們將在有關(guān)I2C總線所需硬件的文章中對此進行詳細討論。任何I2C器件只能在這些I2C線上驅(qū)動低電平或使其處于三態(tài)。為了獲得邏輯高電平,需要在三態(tài)條件下將上拉電阻器將其拉至電壓軌。
當器件驅(qū)動為低電平時,這些上拉電阻通過NMOS汲取電流,如圖6所示。
上升時間取決于上拉電阻和寄生電容的時間常數(shù),通常比下降時間更長,因為下降是由器件(即由NMOS)驅(qū)動的。因此,對于不同的工作速度,需要使用不同的上拉電阻。
以上就是英銳恩單片機開發(fā)工程師分享的單片機中I2C模塊的I/O單元結(jié)構(gòu)。英銳恩專注單片機應(yīng)用方案設(shè)計與開發(fā),提供8位單片機、16位單片機、32位單片機、運放芯片和模擬開關(guān)。